新品展示
联系我们

深圳科士达科技股份有限公司

地  址:广东省深圳市高新区科技中二路软件园

电  话:15969708551

Email:@qq1957820787

网址:http://www.ksd-batt.com/

 
您的位置:网站首页 >>公司动态公司动态

如何利用CMR机制优化电路板设计及布局

发布日期:2017-03-17 11:28:26

如何利用CMR机制优化电路板设计及布局


    使用配备集成载流环的IC具有很多优势:无需磁芯、基本没有磁滞、功率低、并且具有较高的温度精确度。但是,由于不存在磁芯,传感器容易受到磁体或传感器IC周围导线电流产生的杂散磁场的影响。为了抑制杂散磁场的出现,Allegro的很多电流传感器都具有双霍尔共模抑制方案。霍尔板的布置方式要确保当电流通过IC集成导体或载流环时,每个霍尔板感应的场极性相反。在图1中,两个霍尔板的位置用H1和H2表示。可以从图中看出,这两个区域具有方向相反的磁场。